셀형 제너 다이오드 설계에 대한 연구

DC Field Value Language
dc.contributor.advisor최연익-
dc.contributor.author정의혁-
dc.date.accessioned2018-11-08T07:50:51Z-
dc.date.available2018-11-08T07:50:51Z-
dc.date.issued2007-02-
dc.identifier.other2289-
dc.identifier.urihttps://dspace.ajou.ac.kr/handle/2018.oak/7912-
dc.description학위논문(석사)--아주대학교 일반대학원 :전자공학과,2007.2-
dc.description.abstract본 논문에서는 제너 다이오드의 동작영역, 즉 다이오드의 항복영역에서의 전류의 흐름을 조사하여 셀형 제너다이오들 제안하고, 시뮬레이터 ATLAS 결과와 비교함으로서 검증하였다. 소자의 항복은 원통형 접합에서 일어나므로 단일 접합에 비해 접합의 수가 많은 셀 구조로 제너 다이오드를 설계하면, 효율적인 전류 흐름을 얻을 수 있다. 또한 시뮬레이터의 결과를 토대로 전류가 흐르는 유효면적을 가정하고 이에 대하여, 셀의 너비와 셀 간 간격에 따른 전류에 대한 유효면적을 계산하여 각각의 변수가 미치는 영향을 알아보고 최적화된 셀형 제너 다이오드의 설계를 제안하였다.-
dc.description.tableofcontents제 1 장. 서론 = 1 제 2 장. 제너 다이오드의 항복모델 = 5 제 1 절. 단일접합 제너 다이오드 = 5 제 2 절. 다접합 제너 다이오드 = 13 제 3 장. 셀형 제너 다이오드의 설계 = 15 제 4 장. 결론 = 24 참고 문헌 = 25 Abstract = 26 부록 = 27-
dc.language.isokor-
dc.publisherThe Graduate School, Ajou University-
dc.rights아주대학교 논문은 저작권에 의해 보호받습니다.-
dc.title셀형 제너 다이오드 설계에 대한 연구-
dc.title.alternativeJeong, Eui-Hyuk-
dc.typeThesis-
dc.contributor.affiliation아주대학교 일반대학원-
dc.contributor.alternativeNameJeong, Eui-Hyuk-
dc.contributor.department일반대학원 전자공학과-
dc.date.awarded2007. 2-
dc.description.degreeMaster-
dc.identifier.localId565695-
dc.identifier.urlhttp://dcoll.ajou.ac.kr:9080/dcollection/jsp/common/DcLoOrgPer.jsp?sItemId=000000002289-
dc.subject.keyword제너다이오드-
dc.description.alternativeAbstractIn this paper, I show that how to flow current at breakdown and compare it with the result of computer simulation, ATLAS. Designing zener diode with cell structure has more efficient current flow then single-junction device because breakdown is occurred in the cylindrical junction region. For example, cell-type zener diode has 400,000 cell and 50 times more cylindrical junction area than single zener diode. ( cell width , cell to cell spacing ) I assume that current flow region would be some area nearby cylindrical junction. And I suggest that optimum design of cell-type zener diode based on modifying cell width and cell to cell spacing.-
Appears in Collections:
Graduate School of Ajou University > Department of Electronic Engineering > 3. Theses(Master)
Files in This Item:
There are no files associated with this item.

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

Browse