3-레벨 하이브리드 ANPC 인버터의 커패시터 리플 전류 및 공통 모드 전압 저감을 위한 공간 벡터 변조 기법

DC Field Value Language
dc.contributor.advisor이교범-
dc.contributor.author안상원-
dc.date.accessioned2022-11-29T02:32:27Z-
dc.date.available2022-11-29T02:32:27Z-
dc.date.issued2021-02-
dc.identifier.other30605-
dc.identifier.urihttps://dspace.ajou.ac.kr/handle/2018.oak/19982-
dc.description학위논문(석사)--아주대학교 일반대학원 :전자공학과,2021. 2-
dc.description.abstractThis thesis proposes a space vector modulation to reduce capacitor ripple current and common-mode voltage of three-level hybrid ANPC (Active Neutral-Point-Clamped) inverter. Recently, researches on hybrid type inverters composed by IGBT and MOSFET have been actively conducted. Hybrid ANPC inverter operates at low frequency for IGBT and high frequency for MOSFET, thereby minimizing losses in the inverter. Voltage source inverters such as hybrid ANPC utilize a capacitor as a DC link. Capacitors are one of the most fragile components in the power conversion system. When a large ripple current flows through the capacitor, the wear-out of the capacitor is accelerated. In addition, CMV (Common-Mode Voltage) generated from the PWM inverter causes harmful effects such as leakage current, bearing current, and EMI (Electromagnetic Interference), which lowers the reliability of the system. SVM (Space Vector Modulation), which is widely used because of its outstanding THD (Total Harmonic Distortion) characteristics and high MI (Modulation Index) level, does not consider the capacitor ripple current and CMV. In this thesis, modified space vector modulation for reducing capacitor ripple current and CMV is proposed to improve the reliability of hybrid ANPC inverter. The validity of the proposed SVM is verified by the simulation and experimental results.-
dc.description.tableofcontents제 1 장 서론 1 제 2 장 Hybrid ANPC 인버터 4 2.1 Hybrid ANPC 인버터 회로 구성 4 2.2 Hybrid ANPC 인버터 동작 원리 5 제 3 장 커패시터 신뢰성 7 3.1 전력변환장치 고장 원인 분포 및 커패시터 고장 모드 7 3.2 커패시터 수명 예측 프로세스 9 제 4 장 커패시터 리플 전류 및 CMV 분석 10 제 5 장 커패시터 리플 전류 및 CMV 저감 기법 14 제 6 장 시뮬레이션 18 6.1 시뮬레이션 회로 및 파라미터 18 6.2 시뮬레이션 결과 19 제 7 장 실험 결과 26 7.1 실험 환경 26 7.2 커패시터 리플 전류 및 CMV 저감 기법 실험 결과 27 제 8 장 결론 30 참고문헌 31-
dc.language.isokor-
dc.publisherThe Graduate School, Ajou University-
dc.rights아주대학교 논문은 저작권에 의해 보호받습니다.-
dc.title3-레벨 하이브리드 ANPC 인버터의 커패시터 리플 전류 및 공통 모드 전압 저감을 위한 공간 벡터 변조 기법-
dc.title.alternativeSpace Vector Modulation to Reduce Capacitor Ripple Current and Common-Mode Voltage of Three-Level Hybrid ANPC Inverter-
dc.typeThesis-
dc.contributor.affiliation아주대학교 일반대학원-
dc.contributor.alternativeNameSang-Won An-
dc.contributor.department일반대학원 전자공학과-
dc.date.awarded2021. 2-
dc.description.degreeMaster-
dc.identifier.localId1202778-
dc.identifier.uciI804:41038-000000030605-
dc.identifier.urlhttp://dcoll.ajou.ac.kr:9080/dcollection/common/orgView/000000030605-
dc.subject.keyword공간 벡터 변조 기법-
dc.subject.keyword신뢰성-
dc.subject.keyword커패시터-
Appears in Collections:
Graduate School of Ajou University > Department of Electronic Engineering > 3. Theses(Master)
Files in This Item:
There are no files associated with this item.

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

Browse